ARM硬件笔试题及答案
ARM硬件笔试题及答案
ARM处理器是Acorn计算机有限公司面向低预算市场设计的第一款RISC微处理器。下面就由范文网小编为大家介绍一下ARM硬件笔试题及答案的文章,欢迎阅读。
ARM硬件笔试题及答案篇1
1、以下说法不正确的是(B )。
A、任务可以有类型说明 B、任务可以返回一个数值
C、任务可以有形参变量 D、任务是一个无限循环
2、用图形点阵的方式显示一个16*16点阵汉字需要(B )字节。
A、8 B、32
C、16 D、64
3、下列描述不属于RISC计算机的特点的是(C)。
A.流水线每周期前进一步。
B.更多通用寄存器。
C.指令长度不固定,执行需要多个周期。
D.独立的Load和Store指令完成数据在寄存器和外部存储器之间的传输。
4、存储一个32位数0x2168465到20xxH~20xxH四个字节单元中,若以大端模式存储,则20xxH存储单元的内容为( D)。
A、0x21 B、0x68
C、0x65 D、0x02
5、μCOS-II中对关键代码段由于希望在执行的过程中不被中断干扰,通常采用关中断的方式,以下X86汇编代码正确而且不会改变关中断之前的中断开关状态的是(D)
A. 先CLI、执行关键代码、再STI
B. 先STI、执行关键代码、再CLI
C. 先POPF、CLI、执行关键代码、再PUSHF
D. 先PUSHF、CLI、执行关键代码、再POPF。
6、RS232-C串口通信中,表示逻辑1的电平是(D )。
A、0v B、3.3v
C、+5v~+15v D、-5v~-15v
7、 ARM汇编语句“ADD R0, R2, R3, LSL#1”的作用是(A)。
A. R0 = R2 + (R3 << 1)
B. R0 =( R2<< 1) + R3
C. R3= R0+ (R2 << 1)
D. (R3 << 1)= R0+ R2
8、IRQ中断的入口地址是( C)。
A、0x00000000 B、0x00000008
C、0x00000018 D、0x00000014
9、 S3C2420X I/O口常用的控制器是(D)。
(1)端口控制寄存器(GPACON-GPHCON)。
(2)端口数据寄存器(GPADAT-GPHDAT)。
(3)外部中断控制寄存器(EXTINTN)。
(4)以上都是。
10、实时操作系统中,两个任务并发执行,一个任务要等待其合作伙伴发来信息,或建立某个条件后再向前执行,这种制约性合作关系被成为(A)。
A. 同步 B. 互斥 C. 调度 D. 执行
ARM硬件笔试题及答案篇2
1、和PC系统机相比嵌入式系统不具备以下哪个特点( C)。
A、系统内核小
C、可执行多任务 B、专用性强 D、系统精简
2、ADD R0,R1,#3属于(A)寻址方式。
A. 立即寻址
B. 多寄存器寻址 D. 相对寻址 C. 寄存器直接寻址
3、GET伪指令的含义是( A)
A. 包含一个外部文件
C. 定义一个宏 B. 定义程序的入口 D. 声明一个变量
4、存储一个32位数0x876165到20xxH~20xxH四个字节单元中,若以小端模式存 储,则20xxH存储单元的内容为( C)。
A、0x00
C、0x65 B、0x87 D、0x61
5、μCOS-II操作系统不属于( C)。
A、RTOS B、占先式实时操作系统
D、嵌入式实时操作系统 C、非占先式实时操作系统
6、若R1=20xxH,(20xxH)=0x86,(20xxH)=0x39,则执行指令LDR R0,[R1,#8]!后R0
的值为(D )。
A. 0x20xx
C. 0x20xx B. 0x86 D. 0x39
7、寄存器R13除了可以做通用寄存器外,还可以做(C )。
A、程序计数器
C、栈指针寄存器 B、链接寄存器 D、基址寄存器
8、FIQ中断的入口地址是( A)。
A、0x0000001C
C、0x00000018 B、0x00000008 D、0x00000014
9、ARM指令集和Thumb指令集分别是(D )位的。
A. 8位,16位
C. 16位,16位 B. 16位,32位 D. 32位,16位
10、ARM寄存器组有(D )个寄存器。
A、7
C、6 B、32 D、37
ARM硬件笔试题及答案篇3
1、若R1=20xxH,(20xxH)=0x28,(20xxH)=0x87,则执行指令LDR R0,[R1,#8]!后R0
的值为(D )。
A. 0x20xx
C. 0x20xx B. 0x28 D. 0x87
2、寄存器R15除了可以做通用寄存器外,还可以做( A)
A. 程序计数器 B. 链接寄存器
C. 堆栈指针寄存器 D. 基址寄存器
3、嵌入式系统有硬件和软件部分构成,以下(C)不属于嵌入式系统软件。
A. 系统软件 B. 驱动 C. FPGA编程软件 D. 嵌入式中间件
4、μCOS-II操作系统属于(B)
A、顺序执行系统 B、占先式实时操作系统
D、分时操作系统 C、非占先式实时操作系统
5、ARM指令集是( B)位的。
A. 16
C. 8 B. 32 D. 24
6、假设R1=0x31,R2=0x2 则执行指令ADD R0,R1,R2 LSL #3 后,R0的值是( C)
A. 0x33
C. 0x39 B. 0x34 D. 0x38
7、ARM寄存器组有(C )个状态寄存器
A、7
C、6 B、32 D、37
8、Unicode编码与(A)编码方式兼容。
A、ASCII码 B、GBK
C、GB2312 D、区位码